ChipFind - документация

Электронный компонент: V826532K04S

Скачать:  PDF   ZIP
MOSEL VITELIC
1
V826532K04S
2.5 VOLT 32M x 64 HIGH PERFORMANCE
UNBUFFERED DDR SDRAM MODULE
PRELIMINARY
V826532K04S Rev. 1.2 March 2002
Features
184 Pin Unbuffered 33,554,432 x 64 bit
Organization DDR SDRAM Modules
Utilizes High Performance 16M x 8 DDR
SDRAM in TSOPII-66 Packages
Single +2.5V ( 0.2V) Power Supply
Programmable CAS Latency, Burst Length, and
Wrap Sequence (Sequential & Interleave)
Auto Refresh (CBR) and Self Refresh
All Inputs, Outputs are SSTL-2 Compatible
4096 Refresh Cycles every 64 ms
Serial Presence Detect (SPD)
DDR SDRAM Performance
Description
The V826532K04S memory module is organized
33,554,432 x 64 bits in a 184 pin memory module.
The 32M x 64 memory module uses 16 Mosel-
Vitelic 16M x 8 DDR SDRAM. The x64 modules are
ideal for use in high performance computer systems
where increased memory density and fast access
times are required.
Component Used
B1
B0
A1
Units
t
CK
Clock Frequency
(max.)
143
(PC266A)
133
(PC266B)
125
(PC200)
MHz
t
AC
Clock Cycle Time
CAS Latency = 2.5
7
7.5
8
ns
2
MOSEL VITELIC
V826532K04S
V826532K04S Rev. 1.2 March 2002
FUNCTIONAL BLOCK DIAGRAM
A0
SA0
SERIAL PD
U20
SDA
A1
SA1
A2
SA2
BA0, BA1
A0-A11 (256MB)
RAS#
BA0, BA1: DDR SDRAMS U1-U17
A0-A11: DDR SDRAMS U1-U17
RAS#: DDR SDRAMS U1-U17
CAS#: DDR SDRAMS U1-U17
CKE0: DDR SDRAMS BANK 0
CKE1: DDR SDRAMS BANK 1
WE#: DDR SDRAMS U1-U17
CAS#
CKE0
CKE1
WE#
V
REF
V
SS
DDR SDRAMS
DDR SDRAMS
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
U8
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
U6
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
U14
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
U13
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
U11
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM CS# DQS
U1
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQS9
S0#
U3
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
WP
SCL
U10
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
U2
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
U12
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
U5
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
S1#
DM CS# DQS
DM CS# DQS
DM CS# DQS
DM CS# DQS
DM CS# DQS
DM CS# DQS
DQS0
DQS13
DQS4
DQS10
DQS1
DQS14
DQS5
U15
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM CS# DQS
DQS11
DQS2
DQS15
DQS6
DM CS# DQS
DM CS# DQS
U16
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
U7
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM CS# DQS
DM CS# DQS
DM CS# DQS
DM CS# DQS
DQS12
DQS3
DQS16
DQS7
U4
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM CS# DQS
U17
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM CS# DQS
V
DDQ
V
DD
DDR SDRAMS
DDR SDRAMS
DDR SDRAM X 4
CK0
CK0#
120
DDR SDRAM X 6
CK1
CK1#
120
DDR SDRAM X 6
CK2
CK2#
120
MOSEL VITELIC
V826532K04S
3
V826532K04S Rev. 1.2 March 2002
Part Number Information
V 8 2 65 32 K 0 4 S X T G - XX
DDRSDRAM
2.5V
WIDTH
DEPTH
184 PIN Unbuffered
DIMM X8 COMPONENT
REFRESH
RATE 4K
4 BANKS
STTL
COMPONENT
REV LEVEL
COMPONENT
PACKAGE, T = TSOP
LEAD FINISH
G = GOLD
SPEED
A1 (100MHZ@CL2)
MOSEL VITELIC
MANUFACTURED
B0 (133MHZ@CL2.5)
B1 (133MHZ@CL2)
4
MOSEL VITELIC
V826532K04S
V826532K04S Rev. 1.2 March 2002
Pin Configurations (Front Side/Back Side)
Notes:
* These pins are not used in this module.
Pin
Front
Pin
Front
Pin
Front
Pin
Back
Pin
Back
Pin
Back
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
VREF
DQ0
VSS
DQ1
DQS0
DQ2
VDD
DQ3
NC
NC
VSS
DQ8
DQ9
DQS1
VDDQ
CK1
CK1
VSS
DQ10
DQ11
CKE0
VDDQ
DQ16
DQ17
DQS2
VSS
A9
DQ18
A7
VDDQ
DQ19
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
A5
DQ24
VSS
DQ25
DQS3
A4
VDD
DQ26
DQ27
A2
Vss
A1
CB0*
CB1*
VDD
DQS8*
A0
CB2*
VSS
CB3*
BA1
Key
DQ32
VDDQ
DQ33
DQS4
DQ34
VSS
BA0
DQ35
DQ40
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
VDDQ
WE
DQ41
CAS
VSS
DQS5
DQ42
DQ43
VDD
NC
DQ48
DQ49
VSS
CK2
CK2
VDDQ
DQS6
DQ50
DQ51
VSS
VDDID
DQ56
DQ57
VDD
DQS7
DQ58
DQ59
VSS
NC
SDA
SCL
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
VSS
DQ4
DQ5
VDDQ
DM0
DQ6
DQ7
VSS
NC
NC
A13*
VDDQ
DQ12
DQ13
DM1
VDD
DQ14
DQ15
CKE1
VDDQ
BA2*
DQ20
A12*
VSS
DQ21
A11
DM2
VDD
DQ22
A8
DQ23
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
VSS
A6
DQ28
DQ29
VDDQ
DM3
A3
DQ30
VSS
DQ31
CB4*
CB5*
VDDQ
CK0*
CK0*
VSS
DM8*
A10
CB6*
VDDQ
CB7*
key
VSS
DQ36
DQ37
VDD
DM4
DQ38
DQ39
VSS
DQ44
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
RAS
DQ45
VDDQ
CS0
CS1
DM5
VSS
DQ46
DQ47
NC
VDDQ
DQ52
DQ53
NC
VDD
DM6
DQ54
DQ55
VDDQ
NC
DQ60
DQ61
VSS
DM7
DQ62
DQ63
VDDQ
SA0
SA1
SA2
VDDSPD
Pin Names
Pin Pin
Description
CK1, CK1, CK2, CK2 Differential
Clock
Inputs
CS0
Chip Select Input
CKE0
Clock Enable Input
RAS, CAS, WE Commend
Sets
Inputs
A0 ~ A11
Address
BA0, BA1
Bank Address
DQ0~DQ63 Data
Inputs/Outputs
DQS0~DQS7 Data
Strobe
Inputs/Outputs
DM0~DM7 Data-in
Mask
VDD Power
Supply
Key
Key
VDDQ DQs
Power
Supply
VSS Ground
VREF Reference
Power
Supply
VDDSPD
Power Supply for SPD
SA0~SA2 E
2
PROM Address Inputs
SCL E
2
PROM Clock
SDA E
2
PROM Data I/O
VDDID VDD
Identification
Flag
DU
Do not Use
NC No
Connection
Pin Pin
Description
MOSEL VITELIC
V826532K04S
5
V826532K04S Rev. 1.2 March 2002
Serial Presence Detect Information
Bin Sort:
B1 (PC266A @ CL = 2)
B0 (PC266B @ CL = 2.5)
A1 (PC200 @ CL = 2)
Byte #
Function described
Function Supported
Hex value
A1
B0 B1 A1
B0 B1
0
Defines # of Bytes written into serial memory at module manufacturer
128bytes
80h
1
Total # of Bytes of SPD memory device
256bytes
08h
2
Fundamental memory type
SDRAM DDR
07h
3
# of row address on this assembly
12
0Ch
4
# of column address on this assembly
10
0Ah
5
# of module Rows on this assembly
2 Bank
02h
6
Data width of this assembly
64 bits
40h
7
.........Data width of this assembly
-
00h
8
VDDQ and interface standard of this assembly
SSTL 2.5V
04h
9
DDR SDRAM cycle time at CAS Latency =2.5
8ns
7.5ns
7ns
80h
75h
70h
10
DDR SDRAM Access time from clock at CL=2.5
0.8ns 0.75n 0.70n
80h
75h
70h
11
DIMM configuration type(Non-parity, Parity, ECC)
Non-parity, ECC
00h
12
Refresh rate & type
15.6us & Self refresh
80h
13
Primary DDR SDRAM width
x8
08h
14
Error checking DDR SDRAM data width
N/A
00h
15
Minimum clock delay for back-to-back random column
address
t
CCD
=1CLK 01h
16
DDR SDRAM device attributes : Burst lengths supported
2,4,8
0Eh
17
DDR SDRAM device attributes : # of banks on each DDR SDRAM
4 banks
04h
18
DDR SDRAM device attributes : CAS Latency supported
2,2.5
0Ch
19
DDR SDRAM device attributes : CS Latency
0CLK
01h
20
DDR SDRAM device attributes : WE Latency
1CLK
02h
21
DDR SDRAM module attributes
Differential clock /
non Registered
20h
22
DDR SDRAM device attributes : General
+/-0.2V voltage tolerance
00h
23
DDR SDRAM cycle time at CL =2
10ns
10ns
7.5ns
A0h
A0h
75h
24
DDR SDRAM Access time from clock at CL =2
0.8ns
0.8n
0.75
80h
80h
75h
25
DDR SDRAM cycle time at CL =1.5
-
-
-
00h
26
DDR SDRAM Access time from clock at CL =1.5
-
-
-
00h
27
Minimum row precharge time (=t
RP
)
20ns 20ns 18ns 50h 50h 48h
28
Minimum row activate to row active delay(=t
RRD
) 15ns
15ns
14ns
3Ch
3Ch
38h