ChipFind - документация

Электронный компонент: TVP3026-175APCE

Скачать:  PDF   ZIP
TVP3026
Data Manual
Video Interface Palette
SLAS098B
July 1996
Printed on Recycled Paper
ii
IMPORTANT NOTICE
Texas Instruments (TI) reserves the right to make changes to its products or to
discontinue any semiconductor product or service without notice, and advises its
customers to obtain the latest version of relevant information to verify, before placing
orders, that the information being relied on is current.
TI warrants performance of its semiconductor products and related software to the
specifications applicable at the time of sale in accordance with TI's standard warranty.
Testing and other quality control techniques are utilized to the extent TI deems necessary
to support this warranty. Specific testing of all parameters of each device is not
necessarily performed, except those mandated by government requirements.
Certain applications using semiconductor products may involve potential risks of death,
personal injury, or severe property or environmental damage ("Critical Applications").
TI SEMICONDUCTOR PRODUCTS ARE NOT DESIGNED, INTENDED,
AUTHORIZED, OR WARRANTED TO BE SUITABLE FOR USE IN LIFE-SUPPORT
APPLICATIONS, DEVICES OR SYSTEMS OR OTHER CRITICAL APPLICATIONS.
Inclusion of TI products in such applications is understood to be fully at the risk of the
customer. Use of TI products in such applications requires the written approval of an
appropriate TI officer. Questions concerning potential risk applications should be directed
to TI through a local SC sales office.
In order to minimize risks associated with the customer's applications, adequate design
and operating safeguards should be provided by the customer to minimize inherent or
procedural hazards.
TI assumes no liability for applications assistance, customer product design, software
performance, or infringement of patents or services described herein. Nor does TI
warrant or represent that any license, either express or implied, is granted under any
patent right, copyright, mask work right, or other intellectual property right of TI covering
or relating to any combination, machine, or process in which such semiconductor
products or services might be or are used.
Copyright
1996, Texas Instruments Incorporated
iii
Contents
Section
Title
Page
1
Introduction
11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.1
Features
12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.2
Functional Block Diagram
13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.3
Terminal Assignments
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.4
Ordering Information
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.5
Terminal Functions
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
Detailed Description
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.1
Microprocessor Unit Interface
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.1.1
8/6 Operation
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.1.2
Pixel Read-Mask Register
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.1.3
Palette-Page Register
23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.1.4
Cursor and Overscan Color Registers
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2
Color-Palette RAM
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2.1
Writing to Color-Palette RAM
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2.2
Reading From Color-Palette RAM
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.3
Clock Selection
25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.4
PLL Clock Generators
26
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.4.1
Pixel Clock PLL
28
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.4.2
Memory Clock PLL
210
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.4.3
Loop Clock PLL
212
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.5
Frame-Buffer Interface
216
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.5.1
Frame-Buffer Interface
217
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.5.2
Frame-Buffer Timing Without Using SCLK
217
. . . . . . . . . . . . . . . . . . . . . . .
2.5.3
Frame-Buffer Timing Using SCLK
217
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.5.4
Split Shift-Register-Transfer Support
218
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6
Multiplexing Modes of Operation
219
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6.1
Little-Endian and Big-Endian Data Format
219
. . . . . . . . . . . . . . . . . . . . . . .
2.6.2
VGA Modes
219
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6.3
Pseudo-Color Mode
219
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6.4
Direct-Color Mode
220
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6.5
True-Color Mode
220
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6.6
Packed-24 Mode
221
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6.7
Multiplex-Control Registers
223
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.7
On-Chip Cursor
231
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.7.1
Cursor RAM
231
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.7.2
Cursor Positioning
232
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.7.3
Three-Color 64 x 64 Cursor
233
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.7.4
Interlaced Cursor Operation
234
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
iv
Contents (Continued)
Section
Title
Page
2.8
Port-Select and Color-Key Switching
234
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.8.1
Port-Select Switching
235
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.8.2
Color-Key Switching
235
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.9
Overscan Border
236
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.10 Horizontal Zooming
237
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.11 Test Functions
237
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.11.1
16-Bit CRC
237
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.11.2
Sense Comparator Output and Test Register
238
. . . . . . . . . . . . . . . . . . . . .
2.11.3
Identification Code
238
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.11.4
Silicon Revision
239
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12 General-Purpose I/O Register and Terminals
239
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.13 Reset
239
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.14 Analog Output Specifications
239
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15 Register Definitions
242
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.1
General-Control Register
242
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.2
Miscellaneous-Control Register
242
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.3
Indirect Cursor-Control Register
243
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.4
Direct Cursor-Control Register
243
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.5
Cursor-Position (x, y) Registers
244
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.6
Color-Key Control Register
245
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.7
Color-Key (Overlay, Red, Green, Blue) Registers
246
. . . . . . . . . . . . . . . . .
2.15.8
CRC Remainder LSB and MSB Registers
246
. . . . . . . . . . . . . . . . . . . . . . .
2.15.9
CRC Bit Select Register
246
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3
Electrical Characteristics
31
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1
Absolute Maximum Ratings Over Operating Free-Air Temperature Range
31
. . . .
3.2
Recommended Operating Conditions
31
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3
Electrical Characteristics
32
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4
Operating Characteristics
33
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5
Timing Requirements
34
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.6
Switching Characteristics
35
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.7
Timing Diagrams
37
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix A
Frequency Synthesis PLL Register Settings
A1
. . . . . . . . . . . . . . . . . . . . . .
Appendix B
PLL Programming Examples
B1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix C
Recommended Clock Programming Procedures
C1
. . . . . . . . . . . . . . . . . .
Appendix D
PC-Board Layout Considerations
D1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix E
Crystal Selection
E1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix F
Changes Made For TVP3026 Revision B
F1
. . . . . . . . . . . . . . . . . . . . . . . . . .
Appendix G
Mechanical Data
G1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
v
List of Illustrations
Figure
Title
Page
11.
Functional Block Diagram
13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12.
Terminal Assignments
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
21.
TVP3026 Clocking Scheme
28
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
22.
Loop Clock PLL Operation
212
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
23.
Typical Configuration VRAM Clocked by Accelerator
216
. . . . . . . . . . . . . . . . . . . . . .
24.
Typical Configuration VRAM Clocked by TVP3026
216
. . . . . . . . . . . . . . . . . . . . . . . .
25.
Frame-Buffer Timing Without Using SCLK
217
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
26.
Frame-Buffer Timing Using SCLK
218
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
27.
Frame-Buffer Timing Using SCLK (With First SCLK Pulse Relocated)
218
. . . . . . . . .
28.
Cursor-RAM Organization
232
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
29.
Cursor Positioning
233
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
210.
Overscan
237
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
211.
CRC Algorithm
238
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
212.
Equivalent Circuit of the Current Output (IOG)
240
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
213.
Composite Video Output (With 0 IRE, 8-Bit Output)
241
. . . . . . . . . . . . . . . . . . . . . . . . .
214.
Composite Video Output (With 7.5 IRE, 8-Bit Output)
241
. . . . . . . . . . . . . . . . . . . . . . .
31.
MPU Interface Timing
311
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
32.
Video Input /Output Timing
312
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .